Pętla synchronizacji fazy

Na tę stronę wskazuje przekierowanie z „PLL”. Zobacz też: Polskie Linie Lotnicze LOT.

Pętla synchronizacji fazy, pętla sprzężenia fazowego, PLL (ang. Phase Locked Loop) – układ elektroniczny działający na zasadzie sprzężenia zwrotnego, służący do automatycznej regulacji częstotliwości. Stosowana jest najczęściej w syntezerach częstotliwości heterodyny w odbiornikach radiowych i telewizyjnych oraz w generatorach częstotliwości wzorcowych i powielaczach częstotliwości. Ponadto może być stosowana do generacji sygnału referencyjnego przy demodulacji sygnałów FM i AM.

Układy PLL są znane od dawna, jednak praktyczne ich zastosowanie stało się możliwe dopiero po rozpowszechnieniu techniki monolitycznych układów scalonych. Układy PLL początkowo były stosowane jedynie do synchronizowania przebiegu generatora z przebiegiem wejściowym. Jednak z czasem zakres ich zastosowań rozszerzył się. Okazało się, że układy PLL mogą być używane nie tylko do synchronizacji, ale również do przemiany częstotliwości, tj. w układach modulacji i demodulacji AM, FM i PM, w syntezerach częstotliwości, w powielaczach i dzielnikach częstotliwości, w dekoderach sygnały stereofonicznego, w urządzeniach cyfrowych i innych. Parametry układów przemiany częstotliwości z pętlą PLL są na ogół korzystniejsze niż parametry układów konwencjonalnych[1].

Najprostszy układ PLL składa się z:

  • generatora sygnału referencyjnego, najczęściej rezonatora kwarcowego (piezoelektrycznego),
  • detektora fazy,
  • filtru dolnoprzepustowego,
  • generatora przestrajanego napięciem - VCO,
  • pętli sprzężenia zwrotnego, w której występuje dzielnik częstotliwości.

Sygnał wysokiej częstotliwości generowany przez VCO jest sygnałem na wyjściu całego urządzenia. Jednocześnie podawany jest do pętli sprzężenia zwrotnego, w której zwykle następuje dzielenie jego częstotliwości tak, aby była równa częstotliwości sygnału referencyjnego. Dzięki temu różnica faz obu sygnałów - uzyskana w detektorze fazy - po przejściu przez filtr steruje generatorem VCO, korygując jego częstotliwość.

Przypisy

  1. Phase Locked Loop Operating Principle and Applications [online], ElProCus - Electronic Projects for Engineering Students, 10 maja 2016 [dostęp 2020-02-28]  (ang.).

Bibliografia

  • Jerzy Baranowski, Grzegorz Czajkowski Układy elektroniczne Część II Układy analogowe nieliniowe i impulsowe, Wydawnictwa Naukowo-Techniczne, Wydanie III, Warszawa 1998
Zobacz multimedia związane z tematem: Pętla synchronizacji fazy
  • LCCN: sh85100640
  • GND: 4174166-3
  • BnF: 11958008k
  • NKC: ph120457
  • J9U: 987007541283705171